# Puertos de entrada/salida digitales del LPC4088 Diseño Basado en Microprocesadores

Víctor Manuel Sánchez Corbacho

Dpto. de Automática, Electrónica, Arquitectura y Redes de Computadores

2017

#### Contenido

- Definición y aplicaciones
- 2 Puertos de E/S digitales del LPC4088
- 3 Registros de los puertos de E/S digitales
- 4 Acceso a los registros desde C
- **6** Conexión de dispositivos externos a los pines de E/S digitales

## Puertos de entrada/salida digitales

- Conjunto de pines del encapsulado del microcontrolador que pueden usarse como entradas o salidas digitales.
- Desde los programas podemos leer las entradas y modificar las salidas.
- Aplicaciones:
  - Manejo de LEDs y otros indicadores.
  - Lectura del estado de interruptores y pulsadores.
  - Intercambio de datos con otros dispositivos.
  - Generación de pulsos digitales.

## Aparatos con pulsadores y LEDs

• Mando de juegos.



• Balanza.



Lavadora.



Teclado de PC.



## Puertos de E/S digitales del LPC4088

- Seis puertos en total: P0 a P5.
- Cada puerto consta de un conjunto de pines de E/S.
- Los pines de un puerto pueden usarse de forma conjunta o individualmente.
- Cada pin individual se nombra Pnúmero\_puerto[número\_pin]. Ejemplo: P3[5]
- Hasta 165 pines de E/S digital.
- Los puertos P0 y P2 pueden recibir señales de interrupción.
- Muchos pines tienen resistencias de pull-up y pull-down internas configurables.
- Manejo similar en todos los microcontroladores LPC.

# Puertos de E/S digitales del LPC4088



#### Funciones alternativas de los pines de E/S digitales

- Cada pin de E/S puede asumir otras funciones alternativas.
- La función por defecto es pin de E/S digital.
- Más adelante se verá cómo seleccionar funciones alternativas.
- Ejemplo del puerto P0.

```
P0[0]/CAN RD1/U3 TXD/ I2C1 SDA/U0 TXD
                           P0[1]/CAN1 TD/U3 RXD/ I2C1 SCL/U0 RXD
                                             P0[2]/U0 TXD/U3 TXD
                                            POI31/UB RXD/U3 RXD
             P0[4]/I2S RX SCK/CAN RD2/T2 CAP0/CMP ROSC/LCD VD[0]
             P0[5]/I2S RX WS/CAN TD2/T2 CAP1/CMP RESET/LCD VD[1]
   P0[6]/I2S RX SDA/SSP1 SSEL/T2 MAT0/U1 RTS/CMP ROSC/LCD VD[8]
   P0[7]/I2S_TX_SCK/SSP1_SCK/T2_MAT1/RTC_EV0/CMP_VREF/LCD_VD[9]
P0[8]/I2S TX WS/SSP1 MISO/T2 MAT2/RTC EV1/CMP1 IN[4]/LCD VD[16]
P0[9]/I2S TX SDA/SSP1 MOSI/T2 MAT3/RTC EV2/CMP1 IN[3]/LCD VD[17]
                       PO[10]/U2 TXD/I2C2 SDA/T3 MATO/LCD VD[5]
                       P0[11]/U2 RXD/I2C2_SCL/T3_MAT1/LCD_VD[10]
                              P0[12]/USB PPWR2/SSP1 MISO/AD0[6]
                            P0[13]/USB UP LED2/SSP1 MOSI/AD0[7]
                       POI141/USB HSTEN2/SSP1 SSEL/USB CONNECT2
                              P0[15]/U1 TXD/SSP0 SCK/SPIFI I0[2]
                           P0[16]/U1 RXD/SSP0 SSEL/SPIFI I0[3]
                            P0[17]/U1 CTS/SSP0 MISO/SPIFI I0[1]
                            P0[18]/U1 DCD/SSP0 MOSI/SPIFI I0[0]
                       P0[19]/U1 DSR/SD CLK/I2C1 SDA/LCD VD[13]
                       P0[20]/U1 DTR/SD CMD/I2C1 SCL/LCD VD[14]
                       P0[21]/U1 RI/SD PWR/U4 0E/CAN RD1/U4 SCLK
               P0[22]/U1 RTS/SD DAT[0]/U4 TXD/CAN TD1/SPIFI CLK
                               P0[23]/AD0[0]/I2S RX SCK/T3 CAP0
                                P0[24]/AD0[1]/I2S RX WS/T3 CAP1
                                P0[25]/AD0[2]/I2S RX SDA/U3 TXD
                                    PRIZET/ADDIST/DAC OUT/US BYD
                                         P0[27]/I2C0 SDA/USB SDA
                                         P0[28]/I2C0 SCL/USB SCL
                                            P0[29]/USB D+1/EINT0
                                            P0[30]/USB D-1/EINT1
                                                  P0[311/USB D+2
```

# Registros de los puertos de E/S digitales

• Cada puerto se controla mediante un conjunto de registros.

| Registro | Función                                               |  |  |  |  |
|----------|-------------------------------------------------------|--|--|--|--|
| DIRx     | Seleccionar la dirección entrada o salida de cada pin |  |  |  |  |
| PINx     | Leer y escribir el estado de los pines del puerto     |  |  |  |  |
| SETx     | Poner uno o más pines del puerto a uno                |  |  |  |  |
| CLRx     | Poner uno o más pines del puerto a cero               |  |  |  |  |
| $MASK_X$ | Enmascarar uno o más pines del puerto                 |  |  |  |  |

x es el número del puerto.

(Más adelante veremos los registros de configuración IOCON, usados para configurar otras características de los pines, como funciones alternativas, pull-ups/pull-downs, filtros de entrada, slew-rate de salida, modo drenador abierto, modo analógico, etc.)

## Todos los registros de puertos de E/S digitales (manual)

Table 93. Register overview: GPIO (base address 0x2009 8000)

| Name  | Access | Address offset | Description                                | Reset value | Table |
|-------|--------|----------------|--------------------------------------------|-------------|-------|
| DIR0  | R/W    | 0x000          | GPIO Port0 Direction control register.     | 0           | 95    |
| MASK0 | R/W    | 0x010          | Mask register for Port0.                   | 0           | 96    |
| PIN0  | R/W    | 0x014          | Port0 Pin value register using FIOMASK.    | 0           | 97    |
| SET0  | R/W    | 0x018          | Port0 Output Set register using FIOMASK.   | 0           | 98    |
| CLR0  | WO     | 0x01C          | Port0 Output Clear register using FIOMASK. | -           | 99    |
| DIR1  | R/W    | 0x020          | GPIO Port1 Direction control register.     | 0           | 95    |
| MASK1 | R/W    | 0x030          | Mask register for Port1.                   | 0           | 96    |
| PIN1  | R/W    | 0x034          | Port1 Pin value register using FIOMASK.    | 0           | 97    |
| SET1  | R/W    | 0x038          | Port1 Output Set register using FIOMASK.   | 0           | 98    |
| CLR1  | WO     | 0x03C          | Port1 Output Clear register using FIOMASK. | -           | 99    |
| DIR2  | R/W    | 0x040          | GPIO Port2 Direction control register.     | 0           | 95    |
| MASK2 | R/W    | 0x050          | Mask register for Port2.                   | 0           | 96    |
| PIN2  | R/W    | 0x054          | Port2 Pin value register using FIOMASK.    | 0           | 97    |
| SET2  | R/W    | 0x058          | Port2 Output Set register using FIOMASK.   | 0           | 98    |
| CLR2  | WO     | 0x05C          | Port2 Output Clear register using FIOMASK. | -           | 99    |
| DIR3  | R/W    | 0x060          | GPIO Port3 Direction control register.     | 0           | 95    |
| MASK3 | R/W    | 0x070          | Mask register for Port3.                   | 0           | 96    |
| PIN3  | R/W    | 0x074          | Port3 Pin value register using FIOMASK.    | 0           | 97    |
| SET3  | R/W    | 0x078          | Port3 Output Set register using FIOMASK.   | 0           | 98    |
| CLR3  | WO     | 0x07C          | Port3 Output Clear register using FIOMASK. | -           | 99    |
| DIR4  | R/W    | 0x080          | GPIO Port4 Direction control register.     | 0           | 95    |
| MASK4 | R/W    | 0x090          | Mask register for Port4.                   | 0           | 96    |
| PIN4  | R/W    | 0x094          | Port4 Pin value register using FIOMASK.    | 0           | 97    |
| SET4  | R/W    | 0x098          | Port4 Output Set register using FIOMASK.   | 0           | 98    |
| CLR4  | WO     | 0x09C          | Port4 Output Clear register using FIOMASK. | -           | 99    |
| DIR5  | R/W    | 0x0A0          | GPIO Port5 Direction control register.     | 0           | 95    |
| MASK5 | R/W    | 0x0B0          | Mask register for Port5.                   | 0           | 96    |
| PIN5  | R/W    | 0x0B4          | Port5 Pin value register using FIOMASK.    | 0           | 97    |
| SET5  | R/W    | 0x0B8          | Port5 Output Set register using FIOMASK.   | 0           | 98    |
| CLR5  | WO     | 0x0BC          | Port5 Output Clear register using FIOMASK. | -           | 99    |

#### Relación entre pines y bits de los registros del puerto

- Cada pin de entrada/salida de cada puerto depende de:
  - Un bit en el registro DIR del puerto.
  - Un bit en el registro PIN del puerto.
  - Un bit en el registro SET del puerto.
  - Un bit en el registro CLR del puerto.
  - Un bit en el registro MASK del puerto.

#### **Ejemplo**

- El pin P3[5] depende de:
  - El bit 5 del registro DIR3 para especificar su dirección.
  - El **bit 5** del registro **PIN3** para leer su estado si es entrada o modificar su estado si es salida.
  - El **bit 5** del registro **SET3** para ponerlo a 1.
  - El bit 5 del registro CLR3 para ponerlo a 0.
  - El bit 5 del registro MASK3 para enmascararlo.

## Registros de dirección DIRx

- Permiten configurar cada pin de un puerto como entrada o como salida.
- Pueden escribirse para configurar la dirección de cada pin de E/S digital.
  - Un bit a **0** configura el pin correspondiente como **entrada**.
  - Un bit a 1 configura el pin correspondiente como salida.
- Pueden leerse para conocer la configuración de dirección actual de los pines.



- Al *resetear* el microcontrolador todos los registros DIR se ponen a cero ⇒
  - Al resetear el microcontrolador todos los pines se configuran como entrada.

#### Registros de estado de pines PINx

- Permiten modificar el estado de los pines configurados como salidas y conocer el estado externo de los pines (tanto los configurados como entradas como los configurados como salidas.)
- Escritura en un registro PINx: todos los pines del puerto x configurados como salida cambian al estado del correspondiente bit en el dato escrito. No afecta a las entradas.



#### Registros de estado de pines PINx

• Lectura de un registro PINx: se lee el estado externo de todos los pines del puerto x, tanto entradas como salidas <sup>1</sup>.



<sup>&</sup>lt;sup>1</sup>Puede darse el caso de que estado externo de un pin configurado como salida no coincida con el estado fijado por el programa (mediante escrituras en los registros PINx, SETx y CLRx) si el pin está siendo forzando externamente a un nivel distinto. Esto es generalmente una condición anómala para un pin configurado con etapa de salida push-pull pero normal si la etapa de salida del pin está configurada en drenador abierto.

#### Registros de puesta a uno SETx

- Facilita poner a 1 uno o más pines de salida sin afectar al resto.
- Al escribir en este registro:
  - Sólo afecta a los pines que están configurados como salidas.
  - Los bits a 1 en el dato escrito ponen a 1 el correspondiente pin de salida.
  - Los bits a 0 en el dato escrito no afectan al correspondiente pin de salida.



• Al leer este registro se obtiene el valor determinado por las escrituras previas en SETx, CLRx y PINx sin la influencia de cualquier acción externa sobre el pin.

#### Registros de puesta a cero CLRx

- Facilita poner a 0 uno o más pines de salida sin afectar al resto.
- Al escribir en este registro.
  - Sólo afecta a los pines que están configurados como salidas.
  - Los bits a 1 en el dato escrito ponen a 0 el correspondiente pin de salida.
  - Los bits a 0 en el dato escrito no afectan al correspondiente pin de salida.



#### Registros de máscara MASKx

- Permiten proteger de cambios los pines de salida y enmascarar el estado de los pines de entrada.
- Si el bit correspondiente a un pin en el registro MASK asociado está a 0:
  - El pin opera normalmente.
- Si el bit correspondiente a un pin en el registro MASK asociado está a 1:
  - Las escrituras en los registros PIN, SET y CLR asociado a pin no le afectan.
  - Las lecturas del registro PIN siempre devuelven el correspondiente bit a 0.
- Al resetear el microcontrolador todos los registros MASK se ponen a  $0 \Rightarrow$ 
  - Al resetear el microcontrolador todos los pines operan normalmente.

# Acceso a los registros desde C (I)

- Incluir el fichero LPC407x\_8x\_177x\_8x.h
- Define estructuras que corresponden a los bloques de registros de periféricos.

```
Extracto del fichero LPC407x_8x_177x_8x.h
/*----- General Purpose Input/Output (GPIO) -----*/
typedef struct
 __IO uint32_t DIR:
      uint32_t RESERVED0[3]:
 IO uint32_t MASK:
 __IO uint32_t PIN:
 __IO uint32_t SET;
 0 uint32_t CLR:
} LPC_GPIO_TypeDef;
```

# Acceso a los registros desde C (II)

• LPC407x\_8x\_177x\_8x.h también define punteros a estructuras mapeadas sobre las direcciones de los bloques de registros.

```
Extracto del fichero LPC407x_8x_177x_8x.h
#define LPC AHB BASE
                                (0×20080000UL)
#define LPC GPI00 BASE
                                (LPC\_AHB\_BASE + 0 \times 18000)
#define LPC GPI01 BASE
                                (LPC AHB BASE + 0 \times 18020)
#define LPC GPT02 BASE
                                (LPC\_AHB\_BASE + 0 \times 18040)
#define LPC_GPI03_BASE
                                (LPC_AHB_BASE + 0 \times 18060)
#define LPC GPI04 BASE
                                (LPC AHB BASE + 0 \times 18080)
#define LPC GPT05 BASE
                                (LPC_AHB_BASE + 0 \times 180A0)
#define LPC GPIO0
                                ((LPC_GPI0_TypeDef*)LPC_GPI00_BASE)
#define LPC GPI01
                                ((LPC_GPIO_TypeDef*)LPC_GPIO1_BASE)
#define LPC_GPI02
                                ((LPC_GPI0_TypeDef*)LPC_GPI02_BASE)
                                ((LPC_GPIO_TypeDef*)LPC_GPIO3_BASE)
#define LPC GPT03
#define LPC GPT04
                                ((LPC_GPI0_TypeDef*)LPC_GPI04_BASE)
#define LPC GPT05
                                ((LPC_GPI0_TypeDef*)LPC_GPI05_BASE)
```

# Acceso a los registros desde C (III)

- Para acceder a un registro se escribe:
  - El nombre del puntero al bloque de registros LPC\_GPI0x, siendo x el número del puerto.
  - Seguidamente el operador acceso a miembro ->
  - A continuación, el nombre del registro sin el número de puerto.

#### **Ejemplos**

```
LPC_GPI01->DIR = 6;  /* Escritura en DIR1 */
v = LPC_GPI04->PIN;  /* Lectura de PIN4 */
```

#### Conexión de pulsadores





- Con esta conexión, cuando en el programa leamos el pin:
  - Encontraremos el pin 1 mientras el pulsador esté pulsado.
  - Encontraremos el pin 0 mientras el pulsador no esté pulsado.
- R2 establece un nivel eléctrico bajo en el pin mientras el pulsador no está pulsado. Por ello se llama resistencia de pull-down.
- R1 protege al pin si por error se configura como salida y se escribe a 0.
- Con esta conexión, cuando en el programa leamos el pin:
  - Encontraremos el pin 0 mientras el pulsador esté pulsado.
  - Encontraremos el pin 1 mientras el pulsador no esté pulsado.
- R2 establece un nivel eléctrico alto en el pin mientras el pulsador no está pulsado. Por ello se llama resistencia de pull-up.
- R1 protege al pin si por error se configura como salida y se escribe a 1.



#### Conexión de LEDs

Diseño Basado en Microprocesadores



- Con esta conexión, cuando en el programa escribamos en el pin:
  - El LED se encenderá al escribir un 1.
  - El LED se apagará al escribir un 0.



- Con esta conexión, cuando en el programa escribamos en el pin:
  - El LED se encenderá al escribir un 0.
  - El LED se apagará al escribir un 1.

#### Conexión de cargas más grandes mediante transistor

• Pin a 1 enciende. Pin a 0 apaga.



• Pin a 0 enciende. Pin a 1 apaga.



#### Conexión a relé

• Pin a 1 activa el relé. Pin a 0 lo desactiva.



• Pin a 0 activa el relé. Pin a 1 lo desactiva.

